VHDL语言在教学与研究中的应用

VHDL语言在教学与研究中的应用

王英华[1]2001年在《VHDL语言在教学与研究中的应用》文中研究说明本文从现代信息社会的现状、需要及未来的发展趋势出发,对EDA(电子设计自动化)这一目前流行的电子设计技术中的两大核心技术——CPLD(复杂可编程逻辑器件)技术及VHDL(超高速硬件描述语言)语言进行了深入而详尽的研究,结合科研和教学实例,研究了它的应用。概括起来,本文主要进行了以下几方面的工作: 首先,本文对VHDL语言进行了深入的研究,为后面的实际应用打下基础。 其次,本文以高压电流互感器的数字电路部分和数字钟为例,研究了如何用VHDL语言进行综合设计。由于采用了可编程逻辑器件(PLD),从而提高了可靠性、增强了保密性,充分体现出片上系统化带来的优越性。在实际应用中该控制电路取得了较好的效果。 第叁,本文面向21世纪教学改革的需要,研制了EDA-1型教学实验板。该板配有实验所必需的芯片及必要的外围电路,能完成以PLD为核心的各种数字电路实验。具有易学易用、直观形象、先进灵活等特点。 最后,本文论述了VHDL语言的发展状况及其特点。并以实际应用为例,用其对高压电流互感器和数字钟进行了时序仿真,仿真结果与理论一致,为进一步的芯片模拟奠定了坚实的基础。

杨丹, 张树林[2]2006年在《VHDL中信号与变量的教学体会》文中研究表明针对在VHDL语言课程教学中,如何设置数字电路设计中的数据对象的若干教学问题进行了探讨。文中首先论述了VHDL语言的数据对象的一些基本概念;重点阐述了在教学中如何通过实例使学生能够分清VHDL语言的信号与变量这两个极易混淆数据对象的使用区别;同时,指出了在应用其进行设计过程中应注意的一些问题。从几次的教学效果来看,本文提出的方法对VHDL语言教学,以及VHDL设计都具有一定的指导意义。

夏莉莉[3]2012年在《浅议VHDL语言在电子设计自动化中的应用》文中研究表明随着电子技术和计算机技术的迅速发展,电子设计也变得越来越复杂,并朝着自动化方向发展,且运用语言进行电子设计成为了一种趋势,有效地缩短了开发的周期及效率,其中VHDL语言就是电子设计中常用的一种语言。本文就VHDL语言在电子设计自动化中的应用进行了分析讨论。

王彩凤, 李卫兵, 卞丽[4]2014年在《VHDL语言在电子设计中的应用》文中指出VHDL作为一种硬件描述语言,主要用于数字电路与系统的描述、模拟和自动设计,是当今电子设计自动化(EDA)的核心技术。文中简单介绍了VHDL语言的特点和相应的设计流程,并通过具体实例说明了VHDL语言在数字电子设计中的应用,给出了仿真结果,并对结果进行了分析讨论。

王利, 弓楠, 巩艳华[5]2007年在《VHDL语言在数字电路实验中的应用》文中进行了进一步梳理传统数字电路实验通常采用TTL或CMOS芯片,不能满足现代数字系统设计的要求。而应用VHDL的数字电路实验降低了数字系统的设计难度,因而应用更加广泛。通过介绍VHDL语言及VHDL语言的程序结构和设计流程,以数字钟为例描述VHDL语言设计数字电路模块化、自顶向下的设计方法,从而说明VHDL语言在数字电路实验中的优点,对实验教学有一定的指导作用。

崔秀敏[6]2008年在《浅谈VHDL语言在数字电路实验中的应用》文中认为传统数字电路实验采用TTL或CMOS芯片,不能满足现代数字系统设计的要求。而应用VHDL语言的数字电路降低了数字系统的设计难度,因而应用更加广泛。通过简易数字钟的设计流程,介绍了VHDL语言的自项向下、模块化的设计方法。从而说明VHDL语言在数字电路实验中的优点,对数字教学有一定的指导作用,对同学们设计能力的提高有很大的帮助。

王结南[7]2008年在《强化VHDL语言学习 提高高职学生的编程能力》文中研究指明VHDL语言作为通用的硬件描述语言,掌握其语言特点,并能够在具体的系统设计中灵活运用VHDL语言的建模方式,是提高高职学生编程能力,掌握和使用VHDL这一现代化的设计工具和设计理念的关键。

李要球, 卢璐[8]2011年在《VHDL硬件描述语言在数字电路设计中的应用》文中研究说明随着数字电子技术的发展,传统的数字电路设计方法已不能满足现代数字集成电路系统设计要求,借助硬件描述语言完成硬件设计成为电子设计的趋势。通过介绍VHDL硬件描述语言的基本结构、基本特点和设计流程,以全加器为例说明用VHDL语言设计数字逻辑电路的方法,并给出了仿真结果。结果表明,VHDL对数字电路的硬件描述能力强,在设计上非常有效,是数字电路教学中全新的理论联系实际的方法和培养学生实际动手能力的有效工具。

孙冰, 齐晓梅[9]2011年在《VHDL在计算机组成原理实验中的应用研究》文中研究表明结合工程实际应用和现代硬件系统的设计方法,应用VHDL对组成原理实验中的主要器件进行逻辑设计,将现有的计算机组成原理实验课程的实验内容、实验方式、实验过程进行设置与优化。在计算机组成原理实验教学环节中引入VHDL及FPGA技术,能够起到促进课程内容学习及培养专业能力的双重效果。

徐涵, 李佳[10]2018年在《用于电子设计自动化的VHDL语言及其应用》文中进行了进一步梳理本文以VHDL语言及其在电子设计自动化中的应用为主题展开论述,首先对VHDL语言进行了简要概述,并分析了VHDL语言的特点,之后重点探讨了VHDL语言在电子设计自动化应用中应注意的问题。

参考文献:

[1]. VHDL语言在教学与研究中的应用[D]. 王英华. 燕山大学. 2001

[2]. VHDL中信号与变量的教学体会[J]. 杨丹, 张树林. 电气电子教学学报. 2006

[3]. 浅议VHDL语言在电子设计自动化中的应用[J]. 夏莉莉. 信息安全与技术. 2012

[4]. VHDL语言在电子设计中的应用[J]. 王彩凤, 李卫兵, 卞丽. 实验科学与技术. 2014

[5]. VHDL语言在数字电路实验中的应用[J]. 王利, 弓楠, 巩艳华. 现代电子技术. 2007

[6]. 浅谈VHDL语言在数字电路实验中的应用[J]. 崔秀敏. 科技信息(科学教研). 2008

[7]. 强化VHDL语言学习 提高高职学生的编程能力[J]. 王结南. 科技信息(学术研究). 2008

[8]. VHDL硬件描述语言在数字电路设计中的应用[J]. 李要球, 卢璐. 实验室科学. 2011

[9]. VHDL在计算机组成原理实验中的应用研究[J]. 孙冰, 齐晓梅. 价值工程. 2011

[10]. 用于电子设计自动化的VHDL语言及其应用[J]. 徐涵, 李佳. 电脑迷. 2018

标签:;  ;  ;  ;  ;  ;  

VHDL语言在教学与研究中的应用
下载Doc文档

猜你喜欢