编译器优化论文

  • 嵌入式SRAM优化设计

    嵌入式SRAM优化设计

    郑丹丹[1]2009年在《嵌入式CPU的纳米尺度SRAM设计研究》文中提出静态随机存储器SRAM作为嵌入式IP应用的一类最主要的高速缓存,已经成为当前数字集成电路领域的一大研究热点。随着集成电路设计进入纳米时代,工艺的进步对嵌入式SRAM的设计提出了新的挑战。本文围绕应用于32位嵌入式CPU的高性能...
  • 并行编译中的代码生成和通讯优化

    并行编译中的代码生成和通讯优化

    戴晓如[1]2000年在《并行编译中的代码生成和通讯优化》文中进行了进一步梳理并行编译系统为多处理机系统上的软件开发提供重要支持,是多处理机系统的重要组成部分之一。本文从理论上阐述了并行编译系统后端—并行代码的生成原理,介绍分布式存贮多处理机系统上Fortran语言的并行识别系统Autopar的实现...